studiehandbok@lith   Länk till universitetets hemsida
 

Tekniska högskolan vid Linköpings universitet

Länk till universitetets hemsida
 
År : 2007
 
TSEK01 VLSI-konstruktion, CDIO, 6 p / 9 hp
/VLSI Design/

För:   D   IT   SOC   Y  

 

Prel. schemalagd tid: 28
Rek. självstudietid: 212

  Utbildningsområde: Teknik

Ämnesgrupp: Elektroteknik   Nivå (A-D):D

Huvudområde: Elektroteknik   Nivå (G1,G2,A): A

  Mål:
Denna kurs syftar till att ge studenterna erfarenhet och kunskap om konstruktion och tillverkning av CMOS VLSI chip. Kursens mål inkluderar:
  1. Djup insikt i fysisk konstruktion av avancerade VLSI chip.
  2. Kunskap och erfarenhet i användandet av professionella CAD verktyg för konstruktion, simulering, layout och verifiering av VLSI chip.
  3. Konstruktion av ett riktigt och fungerande chip från idé via beteendenivåmodellering till detaljerade kretskonstruktioner på transistornivå och slutligen layout och verifiering.
  4. Slutfört projektet på ett industriellt och professionellt sätt, vilket innebär:
    • Organisera en projektgrupp, gör projektplan och fördela arbetsuppgifterna effektivt.
    • Främja lagarbete och aktivt medverka till en väl fungerande projektgrupp.
    • Analysera och strukturera problem.
    • Tillämpa kunskaper från tidigare kurser, söka upp och tillägna sig kompletterande kunskaper, ta initiativ och finna kreativa lösningar.
    • Dokumentera och följa upp projektet och tidsplanen samt redovisa resultat muntligt och skriftligt.


  Förkunskaper: (gäller studerande antagna till program som kursen ges inom, se 'För:' ovan)
Grundläggande elektronik, digital teknik, halvledarteknik eller åtminstone kunskap om CMOS transistorer, samt grundläggande kunskap i analoga och digital integrerade kretsar. Följande kurser ger förkunskaperna: Digitala integrerade kretsar (TSTE86), Avancerad VLSI-konstruktion (TSEK36), och Analoga och tidsdiskreta integrerade kretsar (TSTE80)

OBS! Tillträdeskrav för icke programstudenter omfattar vanligen också tillträdeskrav för programmet och ev. tröskelkrav för progression inom programmet, eller motsvarande.

  Påbyggnadskurser
TSEK10 Utvärdering av IC-krets.

  Organisation:
I denna kurs är huvudmomentet själva projektet. En serie om 8 föreläsningar, som löper parallellt med projektarbetet och laborationerna, stödjer konstruktions stadierna, och ger nödvändig kunskap för att man ska klara av att genomföra sitt projekt. Laborationerna består av 6 tillfällen på vardera 4 timmar. Projektet genomförs i grupper om 4-8 studenter och måste vara färdigt innan slutet av period 4. Projektgruppen väljer ett projekt av de förslag som finns. Projekten har en färdig kravspecifikation. Varje grupp tilldelas en handledare som också är beställare för projektet. Innan projektarbetet påbörjas ska projektgruppen också ta fram en projekt- och tidplan för sitt projekt. Projekten skall bedrivas enligt LIPS-modellen. Konstruktion databasen skickas för tillverkning till en CMOS fabrik utomlands som producerar kretsarna exakt enligt din design och din layout. Det är under förutsättning att du eller andra in din projekt grupp planerar att gå uppföljningskursen "Utvärdering av IC-krets TSEK10" i femman, där du har möjligheten att mäta på chipet. Kursen pågår hela vårterminen.

  Kursinnehåll:
Under laborationerna konstruerar man ett litet men representativt projektexempel som demonstrerar båda en full-custom (hantverk) och ett automatisk konstruktion flöde. Samtidigt bekantar du dig med de CAD-verktyg som används. I projektet ingår gruppbildning, projektplanering, förstudie, modellering och verifikationer av högnivåbeteende, modelleringar på logik- och transistornivå, kretssimuleringar, "kretslayout" (där du med hjälp av ett CAD-verktyg beskriver hur och var på kislet transistorerna och deras anslutning ska ligga), layoutverifikationer, "tape out" (förbereda och skicka databasen för tillverkning). Föreläsningar stödjer konstruktionsarbetet och innehåller kursbeskrivning, introduktion till VLSI-konstruktion, designmetodologi, en presentation av alla projekten, avancerade krets- och layouttekniker, I/O kretsar, klockdistribution, spänningsmatningsdistribution, diskussioner om test och tillförlitlighet och annat relaterade ämne. Många projekt finns att välja mellan. Dessa varierar från år till år. Exempel på tidigare projekt är höghastighetskommunikationslänkar, ALUer, delar av en CPU och timerkretsar.

  Kurslitteratur:
Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolic, "Digital Integrated Circuits", Prentice Hall, Second Edition (International edition), ISBN 0-13-120764-4
Kompendium om projektmodellen LIPS (köps på Bokakademin).


  Examination:
PRA1
LAB1
Projektarbete (U,G)
Laborationer (U,G)
5 p
1 p
/
/
7,5 hp
1,5 hp
 
Projektarbetet kommer att bedömas utifrån uppfyllandet av kursens mål. Fyra delmoment som vardera bedöms med godkänt / icke godkänt ingår i bedömningen. Dessa delmoment är: Konstruktion av ett fullständigt chip, Skriftlig dokumentation, Muntlig presentation och LIPS-dokument. LIPS-dokument skall minst inkludera projektplan, tidplan och reflektionsdokument författade i enlighet med LIPS. För godkänt på hela projektarbetet krävs godkänt på samtliga delmoment samt att målen för kursen är uppfyllda. För godkänt på hela kursen krävs godkända på både laborationer och projektarbete. På kursen ges betygen Underkänd/Godkänd.



Undervisningsspråk är Engelska.
Institution: ISY.
Studierektor: Tomas Svensson
Examinator: Atila Alvanpour
Länk till kurshemsida på kursgivande institution
Ansvarig programnämnd: Elektro&Fysik

Engelsk kursplan

Kursen bedrivs på ett sådant sätt att både mäns och kvinnors erfarenhet och kunskaper synliggörs och utvecklas.

Planering och genomförande av kurs skall utgå från kursplanens formuleringar. Den kursvärdering som ingår i kursen skall därför genomföras med kursplanen som utgångspunkt.

Om inget annat anges ovan gäller betygsskala enligt avsnitt a8.5 i de gemensamma bestämmelserna.

Kursplanen gäller för 2008 enligt beslut av ansvarig programnämnd/fakultetstyrelse.

Tekniska högskolan vid Linköpings universitet

Länk till sidans topp


Informationsansvarig: TFK , val@tfk.liu.se
Senast ändrad: 12/11/2007