| TNE064 |
Digital kommunikationselektronik, 8 p
/
12 hp
/Digital Communication Electronics/
För:
ED
WNE
|
| |
Prel. schemalagd
tid: 54
Rek. självstudietid: 266
|
| |
Utbildningsområde: Teknik
Ämnesgrupp: Elektroteknik, datateknik Nivå (A-D):D
Huvudområde: Elektroteknik, Datateknik Nivå (G1,G2,A): A
|
| |
Mål:
IUAE-matris
Kursen avser att ge kunskaper om och färdighet i modern digital kommunikationselektronik.
Efter genomförd kurs ska studenten kunna:
- Redogöra för aritmetik kretsar är konstruerad
- Förklara pipeline design teknik
- Ha insikt i hur räkning av summa av produkt är implementerad med distribuerad aritmetik
- Förklara hur CORDIC algoritm fungerar.
- Ha insikt i hur digitala filter och fast Fourier transform är implementerad på hårdvara
- Förklara feldetektering och felkorrigering i digital kommunikationssystem
- Ha insikt i olika typer av kryptografi algoritmer
- Förklara hur trådlösa digital kommunikationssystem är konstruerad
- Konstruera olika typer av algoritmer i digital kommunikationssystem med VHDL (Hardware Description Language) och FPGA (Field Programmable Gate Arrays)
|
| |
Förkunskaper: (gäller studerande antagna till program som kursen ges inom, se 'För:' ovan) Digitalteknik, Digital konstruktion, Mikrodatorer
OBS! Tillträdeskrav för icke programstudenter omfattar vanligen också tillträdeskrav för programmet och ev. tröskelkrav för progression inom programmet, eller motsvarande.
|
| |
Organisation: Föreläsningar, lab och projektarbete. Kursen pågår hela höstterminen.
Period 1: föreläsningar och lab.
Period 2: projektuppgift.
|
| |
Kursinnehåll: Föreläsningar och laborationer behandlar:
- Digital konstruktion på system och algoritmnivå.
- VHDL och kretsdesign.
- Aritmetik kretsar.
- CORDIC algoritm.
- Digitala filter.
- Fast fourier transform.
- Feldetektering och felkorrigering.
- Kryptografi algoritmer.
- Trådlösa digital kommunikationssystemer.
I projeket konstueras olika typer av algoritmer i digital kommunikationssystem med VHDL (Hardware Description Language) och FPGA (Field Programmable Gate Arrays).
|
| |
Kurslitteratur: U. Meyer-Baese, Digital Signal Processing with Field Programmable Gate Arrays, Third Edition, Springer.
|
| |
Examination: |
UPG1 UPG2
|
Obligatoriska kunskapskontroller och laborationer (U,3,4,5) Projektrapport och redovisning (U,3,4,5) |
6 hp 6 hp
|
| |
|
|